박사과정 연구분야를 디지털 회로쪽으로 진행할 예정이라 Place and Routing 방법을 천천히 정리해보려고 한다.
Verilog를 이용하여 시스템을 설계하고 TSMC 65nm 혹은 TSMC 40nm를 이용하여 Layout 까지 진행할 예정이다.
연습을 위해 구현할 IP는 간단한 인코더를 시작으로 SPI,Pattern Generator , I2C, Digital Filter까지 진행할 예정이다.
또한 Verilog 설계는 직접 설계하는방법이 아닌 Chat GPT와 같은 생성형 AI를 응용하여 진행한다.
사용할 Program은 Cadence, Synopsys, 의 EDA Tool들과 Xilinx사의 Vivado이고 사용할 FPGA 는 Xilinx사의 KCU105 Evaluation kit이다
목차
(1) Auto Place & Routing을 해보자 - Introduction
(2.1) Auto Place & Routing을 해보자 - Binary encoder Verilog 설계
(3.1) Auto Place & Routing을 해보자 - SPI Verilog 설계
(4.1) Auto Place & Routing을 해보자 - Pattern Generator 설계
(5.1) Auto Place & Routing을 해보자 - I2C Verilog 설계
(6.1) Auto Place & Routing을 해보자 - Digital Filter Verilog 설계
내용 Update 예정( last update 240316 )
'아날로그 연구실 > 디지털 설계' 카테고리의 다른 글
(2.1) Auto Place & Routing을 해보자 - Binary encoder Verilog 설계 (0) | 2024.03.06 |
---|